This browser does not support the video element.
Той е предназначен главно да реализира високоскоростна, ниска мощност и нискошумна комуникация точка-точка на 100 Ω среда с контролиран балансиран импеданс. Подобно на други стандарти за диференциални сигнали, премахва електромагнитното излъчване и шумът му е много по-нисък от този на сигнала с единичен край. В същото време външният шум е свързан с двете линии като общ режим сигнал и е потиснат като общ режим сигнал, така че неговата анти-шумова способност е много по-силна от тази на един край сигнал. В допълнение, изходът на драйвера приема текущ режим на задвижване. В сравнение с напрежението задвижване в други диференциални стандарти за сигнал, той намалява тока на връщане на заземителния проводник и елиминира тока на пренапрежение. Намаляването на колебанието на напрежението (само ± 350мВ, е ± 800мВ, RS-422 е 2В) позволява на LVDS да постигне същата скорост на данни като PECL (> 800мб/с), а консумацията на енергия е само една десета от PECL.
Високата скорост, ниската консумация на енергия и ниския шум характеристики на го правят идеален избор за междусистемно свързване на далекосъобщителни и мрежови съоръжения, междусистемно свързване в багажника на 3клетъчни телефонни базови станции, цифрови видео интерфейси и други приложения. В допълнение към горепосочените предимства, сериализаторът и десериализаторът също спестяват много място и пари за проектиране на системата. Използвайки тази схема, плътността на взаимното свързване може да бъде намалена пет пъти и много пространство и разходи могат да бъдат спестени в 3и други комуникационни приложения с голям брой дъски.Логически вход е един от многото съществуващи логически стандарти. Докато източникът на сигнала може да осигури достатъчна амплитуда за вход, типичната стойност е диференциална 100и съединителното устройство може да осигури необходимото ниво преобразуване.